串行ATA和并行ATA傳輸?shù)膮^(qū)別
舉個比較夸張的例子,A、B兩支隊伍在比賽搬運包裹,A代表并行ATA,B代表串行ATA。
比賽開始,A派出了40個人用人力搬運包裹,而B只派出去了一輛貨車來搬運。在一個來回里他們搬運的包裹數(shù)量都相同,大家可以很清楚最后的結(jié) 果,當然是用貨車搬運的B隊先把包裹運完,因為貨車的速度比人步行的速度快得多多了。同樣,串行傳輸比并行傳輸?shù)乃俾矢呔皖愃七@個道理。
回到現(xiàn)實中來,現(xiàn)在的并行ATA接口使用的是16位的雙向總線,在1個數(shù)據(jù)傳輸周期內(nèi)可以傳輸4個字節(jié)的數(shù)據(jù);而串行ATA使用的8位總線,每 個時鐘周期能傳送1個字節(jié)。這兩種傳輸方式除了在每個時鐘周期內(nèi)傳輸速度不一樣之外,在傳輸?shù)哪J缴弦灿懈镜膮^(qū)別,串行ATA數(shù)據(jù)是一個接著一個數(shù)據(jù)包 進行傳輸,而并行ATA則是一次同時傳送數(shù)個數(shù)據(jù)包,雖然表面上一個周期內(nèi)并行ATA傳送的數(shù)據(jù)更多,但是我們不要忘了,串行ATA的時鐘頻率要比并行的 時鐘頻率高很多,也就是說,單位時間內(nèi),進行數(shù)據(jù)傳輸?shù)闹芷跀?shù)目更多,所以串行ATA的傳輸率高于并行ATA的傳輸率,并且未來還有更大的提升空間。
為什么我們要采用串行ATA接口
這個回答很簡單,當然是為了獲得更高的數(shù)據(jù)傳輸率。隨著當前設備需求的數(shù)據(jù)傳輸率越來越高,接口的工作頻率也越來越高,并行ATA接口逐漸暴露 出一些設計上的“硬傷”,其中最致命的就是并行線路的信號干擾。由于傳統(tǒng)并行ATA采用并行的總線傳輸數(shù)據(jù),必須要求各個線路上數(shù)據(jù)同步,如果數(shù)據(jù)不能同 步,就會出現(xiàn)反復讀取數(shù)據(jù),導致性能的下降,甚至導致讀取數(shù)據(jù)不穩(wěn)定。
而采用排線設計的數(shù)據(jù)線,正是數(shù)據(jù)讀取無法更快的“罪魁禍首”。由于并排的高速信號在傳輸時,會在每條電纜的周圍產(chǎn)生微弱的電磁場,進而影響到 其他數(shù)據(jù)線中的數(shù)據(jù)傳遞,還會因為線纜的長度和電壓的變化而不斷變化,隨著總線頻率的提升,磁場的強度也越來越大,信號干擾的影響也越來越明顯。
小編推薦閱讀本站所有軟件,都由網(wǎng)友上傳,如有侵犯你的版權(quán),請發(fā)郵件[email protected]
湘ICP備2022002427號-10 湘公網(wǎng)安備:43070202000427號© 2013~2025 haote.com 好特網(wǎng)